• Document: МОДЕЛИРОВАНИЕ НА ЯЗЫКЕ VHDL
  • Size: 879.67 KB
  • Uploaded: 2019-03-24 11:22:15
  • Status: Successfully converted


Some snippets from your converted document:

МИНИСТЕРСТВО ОБРАЗОВАНИЯ И НАУКИ РОССИЙСКОЙ ФЕДЕРАЦИИ ФЕДЕРАЛЬНОЕ АГЕНТСТВО ПО ОБРАЗОВАНИЮ Государственное образовательное учреждение высшего профессионального образования ЮЖНЫЙ ФЕДЕРАЛЬНЫЙ УНИВЕРСИТЕТ ТЕХНОЛОГИЧЕСКИЙ ИНСТИТУТ ЮЖНОГО ФЕДЕРАЛЬНОГО УНИВЕРСИТЕТА В г. ТАГАНРОГЕ М.Ю. Поленов МОДЕЛИРОВАНИЕ НА ЯЗЫКЕ VHDL Учебное пособие Таганрог 2008 УДК 621.396.6(07) Целью пособия является практическое знакомство с систематизированным подходом к многоуровневому моделированию вычислительных систем, предполагающим использование программных средств системотехнического проектирования на основе языка описания аппаратуры. Излагается материал курса "Моделирование", предназначенный для углубленного самостоятельного изучения основ программирования на высокоуровневом языке описания аппаратуры VHDL, который является общепризнанным стандартом для различных систем моделирования. Пособие предназначено для студентов и аспирантов направления 230100 «Информатика и ВТ» всех форм обучения.  Поленов М. Ю., 2008 2 ВВЕДЕНИЕ Имитационное моделирование традиционно используется при проектировании вычислительных систем (ВС) по восходящей методологии. При восходящем поэлементном проектировании процесс разработки начинается с простейших устройств и схем логического уровня, которые в дальнейшем объединяются для представления и моделирования устройств и блоков более высоких уровней описания системы. Основой модели нижнего уровня являются библиотеки логических примитивов и базовых схем. Все последующие модели различных уровней представляются в виде совокупности моделей и блоков нижних уровней. Таким образом, основное внимание уделяется структуре разрабатываемой системы, а не ее функциональному описанию. В процессе создания современных ВС данная методология оказывается недостаточно эффективной, поскольку она не позволяет учитывать ряд определяющих факторов, таких как: ориентация на определенные классы задач; способность адаптации и настройки архитектуры на задачу; возможность описания программных средств и учета этого описания при проектировании. Действительно, чтобы дать параметрическую оценку системы, необходимо пройти последовательно все этапы и уровни представления ВС, а ошибки и просчеты, выявленные на системном уровне, приведут к необходимости возврата к логическому уровню и повторению всех этапов разработки. Недостатком методологии восходящего проектирования также является то, что в связи с усложнением схемных решений и архитектур вычислительных средств, а также увеличением степени интеграции подробное структурное описание с использованием станд

Recently converted files (publicly available):